summaryrefslogtreecommitdiffstats
path: root/src/mainboard/up/squared/gpio.h
blob: 894df8cafdd85fbe6008ceca90a856fab3cc626f (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
/* SPDX-License-Identifier: GPL-2.0-only */

#include <soc/gpio.h>

#ifndef GPIO_H
#define GPIO_H

static const struct pad_config gpio_table[] = {
	// ********************************
	// ******* GPIO Group North *******
	// ********************************
	// *GPIO
	_PAD_CFG_STRUCT(GPIO_0,		0x04000102,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_1,		0x04000102,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_2,		0x04000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_3,		0x04000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_4,		0x04000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_5,		0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_6,		0x44000201,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_7,		0x44000201,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_8,		0x44000201,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_9,		0x44000201,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_10,	0x44000201,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_11,	0x44000201,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_12,	0x44000201,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_13,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_14,	0x44000102,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_15,	0x44000102,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_16,	0x40880102,	0x00024000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_17,	0x44000201,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_18,	0x44000201,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_19,	0x44000201,	0x00003000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_20,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_21,	0x44000201,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_22,	0x44000102,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_23,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_24,	0x44000102,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_25,	0x44000102,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_26,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_27,	0x44000201,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_28,	0x44000102,	0x00003000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_29,	0x44000102,	0x00003000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_30,	0x44000102,	0x00003000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_31,	0x44000102,	0x00003000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_32,	0x44000102,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_33,	0x44000102,	0x00000000),

	// PWM0
	_PAD_CFG_STRUCT(GPIO_34,	0x44000400,	0x00001000),

	// PWM1
	_PAD_CFG_STRUCT(GPIO_35,	0x44000400,	0x00001000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_36,	0x44000201,	0x00000000),

	// PWM3
	_PAD_CFG_STRUCT(GPIO_37,	0x04000400,	0x00001000),

	// LPSS_UART0_RXD
	_PAD_CFG_STRUCT(GPIO_38,	0x44000402,	0x00023100),

	// LPSS_UART0_TXD
	_PAD_CFG_STRUCT(GPIO_39,	0x44000400,	0x00003100),

	// LPSS_UART0_RTS_N
	_PAD_CFG_STRUCT(GPIO_40,	0x44000400,	0x00003100),

	// LPSS_UART0_CTS_N
	_PAD_CFG_STRUCT(GPIO_41,	0x44000402,	0x00023100),

	// LPSS_UART1_RXD
	_PAD_CFG_STRUCT(GPIO_42,	0x44000402,	0x00023100),

	// LPSS_UART1_TXD
	_PAD_CFG_STRUCT(GPIO_43,	0x44000400,	0x0001f100),

	// LPSS_UART1_RTS_N
	_PAD_CFG_STRUCT(GPIO_44,	0x44000400,	0x00003100),

	// LPSS_UART1_CTS_N
	_PAD_CFG_STRUCT(GPIO_45,	0x44000402,	0x0001c100),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_46,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_47,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_48,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_49,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_62,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_63,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_64,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_65,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_66,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_67,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_68,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_69,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_70,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_71,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_72,	0x44000200,	0x00001000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_73,	0x44000200,	0x00001000),

	// *JTAG_TCK
	_PAD_CFG_STRUCT(TCK,		0x44000400,	0x00c3d000),

	// *JTAG_TRST_N
	_PAD_CFG_STRUCT(TRST_B,		0x44000400,	0x00c3d000),

	// *JTAG_TMS
	_PAD_CFG_STRUCT(TMS,		0x44000400,	0x00c3f000),

	// *JTAG_TDI
	_PAD_CFG_STRUCT(TDI,		0x44000400,	0x00c3f000),

	// *JTAG_PMODE
	_PAD_CFG_STRUCT(CX_PMODE,	0x44000400,	0x00c3c000),

	// *JTAG_PREQ_N
	_PAD_CFG_STRUCT(CX_PREQ_B,	0x44000402,	0x00c3f000),

	// *JTAGX
	_PAD_CFG_STRUCT(JTAGX,		0x44000402,	0x00c3f000),

	// *JTAG_PRDY_N
	_PAD_CFG_STRUCT(CX_PRDY_B,	0x44000402,	0x0043f000),

	// *JTAG_TDO
	_PAD_CFG_STRUCT(TDO,		0x44000400,	0x0043f000),

	// GPIO
	_PAD_CFG_STRUCT(CNV_BRI_DT,	0x44000201,	0x0003d000),

	// GPIO
	_PAD_CFG_STRUCT(CNV_BRI_RSP,	0x44000201,	0x00002400),

	// GPIO
	_PAD_CFG_STRUCT(CNV_RGI_DT,	0x44000201,	0x00000000),

	// RESERVED
//	_PAD_CFG_STRUCT(CNV_RGI_RSP,	0xffffffff,	0xffffffff),

	// GPIO
	_PAD_CFG_STRUCT(SVID0_ALERT_B,	0x44000100,	0x00000000),

	// GPIO
	_PAD_CFG_STRUCT(SVID0_DATA,	0x44000100,	0x00000000),

	// GPIO
	_PAD_CFG_STRUCT(SVID0_CLK,	0x44000100,	0x00000000),


	// ************************************
	// ******* GPIO Group NorthWest *******
	// ************************************
	// *DDI0_DDC_SDA
	_PAD_CFG_STRUCT(GPIO_187,	0x44000400,	0x0001f000),

	// *DDI0_DDC_SCL
	_PAD_CFG_STRUCT(GPIO_188,	0x44000400,	0x0001f000),

	// *DDI1_DDC_SDA
	_PAD_CFG_STRUCT(GPIO_189,	0x44000400,	0x00002c00),

	// *DDI1_DDC_SCL
	_PAD_CFG_STRUCT(GPIO_190,	0x44000400,	0x00002c00),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_191,	0x44000100,	0x00000000),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_192,	0x44000100,	0x00000000),

	// *PNL0_VDDEN
	_PAD_CFG_STRUCT(GPIO_193,	0x44000400,	0x00005000),

	// *PNL0_BKLTEN
	_PAD_CFG_STRUCT(GPIO_194,	0x44000400,	0x00005000),

	// *PNL0_BKLTCTL
	_PAD_CFG_STRUCT(GPIO_195,	0x44000400,	0x00005000),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_196,	0x44000100,	0x00000000),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_197,	0x44000100,	0x00000000),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_198,	0x44000100,	0x00000000),

	// DDI1_HPD
	_PAD_CFG_STRUCT(GPIO_199,	0x44000800,	0x00003000),

	// DDI0_HPD
	_PAD_CFG_STRUCT(GPIO_200,	0x44000802,	0x00003000),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_201,	0x44000100,	0x00000000),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_202,	0x44000100,	0x00000000),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_203,	0x44000102,	0x00000000),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_204,	0x44000102,	0x00000000),

	// GPIO
	_PAD_CFG_STRUCT(PMC_SPI_FS0,	0x44000102,	0x00000000),

	// DDI2_HPD
	_PAD_CFG_STRUCT(PMC_SPI_FS1,	0x44000802,	0x00003000),

	// GPIO
	_PAD_CFG_STRUCT(PMC_SPI_FS2,	0x44000102,	0x00000000),

	// GPIO
	_PAD_CFG_STRUCT(PMC_SPI_RXD,	0x44000100,	0x00000000),

	// GPIO
	_PAD_CFG_STRUCT(PMC_SPI_TXD,	0x44000100,	0x00000000),

	// GPIO
	_PAD_CFG_STRUCT(PMC_SPI_CLK,	0x44000100,	0x00000000),

	// GPIO
	_PAD_CFG_STRUCT(PMIC_PWRGOOD,	0x44000203,	0x00002400),

	// GPIO
	_PAD_CFG_STRUCT(PMIC_RESET_B,	0x44000102,	0x0003c000),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_213,	0x44000201,	0x00003000),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_214,	0x44000102,	0x00003300),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_215,	0x44000100,	0x00003300),

	// *THERMTRIP_N
	_PAD_CFG_STRUCT(PMIC_THERMTRIP_B,	0x44000400,	0x00003000),

	// GPIO
	_PAD_CFG_STRUCT(PMIC_STDBY,	0x44000201,	0x00001000),

	// *PROCHOT_N
	_PAD_CFG_STRUCT(PROCHOT_B,	0x44000402,	0x00023000),

	// RESERVED
//	_PAD_CFG_STRUCT(PMIC_I2C_SCL,	0xffffffff,	0xffffffff),

	// RESERVED
//	_PAD_CFG_STRUCT(PMIC_I2C_SDA,	0xffffffff,	0xffffffff),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_74,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_75,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_76,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_77,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_78,	0x44000100,	0x00000000),

	// AVS_DMIC_CLK_A1
	_PAD_CFG_STRUCT(GPIO_79,	0x44000400,	0x0003d000),

	// AVS_DMIC_CLK_B1
	_PAD_CFG_STRUCT(GPIO_80,	0x44000400,	0x0003d000),

	// AVS_DMIC_DATA_1
	_PAD_CFG_STRUCT(GPIO_81,	0x44000400,	0x00025200),

	// AVS_DMIC_CLK_AB2
	_PAD_CFG_STRUCT(GPIO_82,	0x44000400,	0x0003d000),

	// AVS_DMIC_DATA_2
	_PAD_CFG_STRUCT(GPIO_83,	0x44000400,	0x00025200),

	// AVS_I2S2_MCLK
	_PAD_CFG_STRUCT(GPIO_84,	0x44000400,	0x00001000),

	// AVS_I2S2_BCLK
	_PAD_CFG_STRUCT(GPIO_85,	0x44000400,	0x0001d200),

	// AVS_I2S2_WS_SYNC
	_PAD_CFG_STRUCT(GPIO_86,	0x44000402,	0x0001d200),

	// AVS_I2S2_SDI
	_PAD_CFG_STRUCT(GPIO_87,	0x44000402,	0x0001f200),

	// AVS_I2S2_SDO
	_PAD_CFG_STRUCT(GPIO_88,	0x44000400,	0x0001c200),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_89,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_90,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_91,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_92,	0x44000100,	0x00000000),

	// *FST_SPI_CS0_N
	_PAD_CFG_STRUCT(GPIO_97,	0x44000402,	0x0003fc00),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_98,	0x44000100,	0x00000000),

	// *FST_SPI_MOSI_IO0
	_PAD_CFG_STRUCT(GPIO_99,	0x44000400,	0x0003fc00),

	// *FST_SPI_MISO_IO1
	_PAD_CFG_STRUCT(GPIO_100,	0x44000402,	0x0003fc00),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_101,	0x44000100,	0x00000000),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_102,	0x44000100,	0x00000000),

	// *FST_SPI_CLK
	_PAD_CFG_STRUCT(GPIO_103,	0x44000400,	0x0003fc00),

	// *n/a
	_PAD_CFG_STRUCT(FST_SPI_CLK_FB,	0x44000400,	0x0003c000),

	// SIO_SPI_0_CLK
	_PAD_CFG_STRUCT(GPIO_104,	0x44000400,	0x0001d200),

	// SIO_SPI_0_FS0
	_PAD_CFG_STRUCT(GPIO_105,	0x44000400,	0x0001f200),

	// SIO_SPI_0_FS1
	_PAD_CFG_STRUCT(GPIO_106,	0x44000400,	0x0001f200),

	// SIO_SPI_0_RXD
	_PAD_CFG_STRUCT(GPIO_109,	0x44000402,	0x0001f200),

	// SIO_SPI_0_TXD
	_PAD_CFG_STRUCT(GPIO_110,	0x44000400,	0x0001f200),

	// SIO_SPI_1_CLK
	_PAD_CFG_STRUCT(GPIO_111,	0x44000400,	0x00001000),

	// SIO_SPI_1_FS0
	_PAD_CFG_STRUCT(GPIO_112,	0x44000400,	0x00001000),

	// SIO_SPI_1_FS1
	_PAD_CFG_STRUCT(GPIO_113,	0x44000400,	0x00001000),

	// SIO_SPI_1_RXD
	_PAD_CFG_STRUCT(GPIO_116,	0x44000402,	0x0001d000),

	// SIO_SPI_1_TXD
	_PAD_CFG_STRUCT(GPIO_117,	0x44000400,	0x00001000),

	// SIO_SPI_2_CLK
	_PAD_CFG_STRUCT(GPIO_118,	0x44000400,	0x00001000),

	// SIO_SPI_2_FS0
	_PAD_CFG_STRUCT(GPIO_119,	0x44000400,	0x00001000),

	// SIO_SPI_2_FS1
	_PAD_CFG_STRUCT(GPIO_120,	0x44000400,	0x00001000),

	// SIO_SPI_2_FS2
	_PAD_CFG_STRUCT(GPIO_121,	0x44000400,	0x00001000),

	// SIO_SPI_2_RXD
	_PAD_CFG_STRUCT(GPIO_122,	0x44000400,	0x00001000),

	// SIO_SPI_2_TXD
	_PAD_CFG_STRUCT(GPIO_123,	0x44000400,	0x00001000),


	// *******************************
	// ******* GPIO Group West *******
	// *******************************
	// LPSS_I2C0_SDA
	_PAD_CFG_STRUCT(GPIO_124,	0x44000402,	0x00012700),

	// LPSS_I2C0_SCL
	_PAD_CFG_STRUCT(GPIO_125,	0x44000402,	0x00012700),

	// LPSS_I2C1_SDA
	_PAD_CFG_STRUCT(GPIO_126,	0x44000402,	0x00012700),

	// LPSS_I2C1_SCL
	_PAD_CFG_STRUCT(GPIO_127,	0x44000402,	0x00012700),

	// LPSS_I2C2_SDA
	_PAD_CFG_STRUCT(GPIO_128,	0x44000402,	0x00012700),

	// LPSS_I2C2_SCL
	_PAD_CFG_STRUCT(GPIO_129,	0x44000402,	0x00012700),

	// LPSS_I2C3_SDA
	_PAD_CFG_STRUCT(GPIO_130,	0x44000402,	0x00012700),

	// LPSS_I2C3_SCL
	_PAD_CFG_STRUCT(GPIO_131,	0x44000402,	0x00012700),

	// LPSS_I2C4_SDA
	_PAD_CFG_STRUCT(GPIO_132,	0x44000402,	0x00012700),

	// LPSS_I2C4_SCL
	_PAD_CFG_STRUCT(GPIO_133,	0x44000402,	0x00012700),

	// LPSS_I2C5_SDA
	_PAD_CFG_STRUCT(GPIO_134,	0x44000402,	0x0001f200),

	// LPSS_I2C5_SCL
	_PAD_CFG_STRUCT(GPIO_135,	0x44000402,	0x0001f200),

	// LPSS_I2C6_SDA
	_PAD_CFG_STRUCT(GPIO_136,	0x44000402,	0x0001f200),

	// LPSS_I2C6_SCL
	_PAD_CFG_STRUCT(GPIO_137,	0x44000402,	0x0001f200),

	// LPSS_I2C7_SDA
	_PAD_CFG_STRUCT(GPIO_138,	0x44000402,	0x00006700),

	// LPSS_I2C7_SCL
	_PAD_CFG_STRUCT(GPIO_139,	0x44000402,	0x00006700),

	// AVS_I2S6_BCLK
	_PAD_CFG_STRUCT(GPIO_146,	0x44000800,	0x0003d000),

	// AVS_I2S6_WS_SYNC
	_PAD_CFG_STRUCT(GPIO_147,	0x44000800,	0x0003d000),

	// AVS_I2S6_SDI
	_PAD_CFG_STRUCT(GPIO_148,	0x44000802,	0x0003d000),

	// AVS_I2S6_SDO
	_PAD_CFG_STRUCT(GPIO_149,	0x44000800,	0x0003d000),

	// AVS_I2S5_BCLK
	_PAD_CFG_STRUCT(GPIO_150,	0x44000800,	0x0001d200),

	// AVS_I2S5_WS_SYNC
	_PAD_CFG_STRUCT(GPIO_151,	0x44000800,	0x0001d200),

	// AVS_I2S5_SDI
	_PAD_CFG_STRUCT(GPIO_152,	0x44000802,	0x0001d200),

	// AVS_I2S5_SDO
	_PAD_CFG_STRUCT(GPIO_153,	0x44000800,	0x0001c200),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_154,	0x44000102,	0x00000000),

	// SPKR
	_PAD_CFG_STRUCT(GPIO_155,	0x44000800,	0x0003d000),

	// *PCIE_CLKREQ0_N
	_PAD_CFG_STRUCT(GPIO_209,	0x44000400,	0x00001000),

	// *PCIE_CLKREQ1_N
	_PAD_CFG_STRUCT(GPIO_210,	0x44000400,	0x00001000),

	// *PCIE_CLKREQ2_N
	_PAD_CFG_STRUCT(GPIO_211,	0x44000400,	0x00001000),

	// *PCIE_CLKREQ3_N
	_PAD_CFG_STRUCT(GPIO_212,	0x44000400,	0x00001000),

	// *OSC_CLK_OUT_0
	_PAD_CFG_STRUCT(OSC_CLK_OUT_0,	0x44000400,	0x00001000),

	// *OSC_CLK_OUT_1
	_PAD_CFG_STRUCT(OSC_CLK_OUT_1,	0x44000400,	0x00001000),

	// *OSC_CLK_OUT_2
	_PAD_CFG_STRUCT(OSC_CLK_OUT_2,	0x44000400,	0x00001000),

	// *OSC_CLK_OUT_3
	_PAD_CFG_STRUCT(OSC_CLK_OUT_3,	0x44000400,	0x00001000),

	// GPIO
	_PAD_CFG_STRUCT(OSC_CLK_OUT_4,	0x44000100,	0x00000000),

	// *GPIO
	_PAD_CFG_STRUCT(PMU_AC_PRESENT,	0x44000102,	0x00000000),

	// GPIO
	_PAD_CFG_STRUCT(PMU_BATLOW_B,	0x44000102,	0x00000000),

	// *PMU_PLTRST_N
	_PAD_CFG_STRUCT(PMU_PLTRST_B,	0x44000400,	0x0003c000),

	// *PMU_PWRBTN_N
	_PAD_CFG_STRUCT(PMU_PWRBTN_B,	0x44000402,	0x0003f000),

	// *PMU_RSTBTN_N
	_PAD_CFG_STRUCT(PMU_RESETBUTTON_B,	0x44000402,	0x0003c000),

	// *PMU_SLP_S0_N
	_PAD_CFG_STRUCT(PMU_SLP_S0_B,	0x44000400,	0x0003c000),

	// *PMU_SLP_S3_N
	_PAD_CFG_STRUCT(PMU_SLP_S3_B,	0x44000400,	0x0003c000),

	// *PMU_SLP_S4_N
	_PAD_CFG_STRUCT(PMU_SLP_S4_B,	0x44000400,	0x0003c000),

	// *PMU_SUSCLK
	_PAD_CFG_STRUCT(PMU_SUSCLK,	0x44000400,	0x0003c000),

	// *GPIO
	_PAD_CFG_STRUCT(PMU_WAKE_B,	0x44000201,	0x0003f000),

	// *SUS_STAT_B
	_PAD_CFG_STRUCT(SUS_STAT_B,	0x44000400,	0x0003c000),

	// GPIO
	_PAD_CFG_STRUCT(SUSPWRDNACK,	0x44000102,	0x00000000),


	// ************************************
	// ******* GPIO Group SouthWest *******
	// ************************************
	// PCIE_WAKE0_N
	_PAD_CFG_STRUCT(GPIO_205,	0x44000402,	0x00000000),

	// PCIE_WAKE1_N
	_PAD_CFG_STRUCT(GPIO_206,	0x44000402,	0x00000000),

	// PCIE_WAKE2_N
	_PAD_CFG_STRUCT(GPIO_207,	0x44000402,	0x00000000),

	// PCIE_WAKE3_N
	_PAD_CFG_STRUCT(GPIO_208,	0x44000402,	0x00000000),

	// *EMMC_CLK
	_PAD_CFG_STRUCT(GPIO_156,	0x44000402,	0x00005000),

	// *EMMC_D0
	_PAD_CFG_STRUCT(GPIO_157,	0x44000402,	0x00023000),

	// *EMMC_D1
	_PAD_CFG_STRUCT(GPIO_158,	0x44000402,	0x00023000),

	// *EMMC_D2
	_PAD_CFG_STRUCT(GPIO_159,	0x44000402,	0x00023000),

	// *EMMC_D3
	_PAD_CFG_STRUCT(GPIO_160,	0x44000402,	0x00023000),

	// *EMMC_D4
	_PAD_CFG_STRUCT(GPIO_161,	0x44000402,	0x00023000),

	// *EMMC_D5
	_PAD_CFG_STRUCT(GPIO_162,	0x44000402,	0x00023000),

	// *EMMC_D6
	_PAD_CFG_STRUCT(GPIO_163,	0x44000402,	0x00023000),

	// *EMMC_D7
	_PAD_CFG_STRUCT(GPIO_164,	0x44000402,	0x00023000),

	// *EMMC_CMD
	_PAD_CFG_STRUCT(GPIO_165,	0x44000402,	0x00023000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_166,	0x44000300,	0x00001000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_167,	0x44000102,	0x00023000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_168,	0x44000100,	0x00023000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_169,	0x44000200,	0x00003000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_170,	0x44000201,	0x00003000),

	// *GPIO
	_PAD_CFG_STRUCT(GPIO_171,	0x44000201,	0x00003000),

	// SDCARD_CLK
	_PAD_CFG_STRUCT(GPIO_172,	0x44000400,	0x00021100),

	// n/a
	_PAD_CFG_STRUCT(GPIO_179,	0x44000400,	0x00001000),

	// SDCARD_D0
	_PAD_CFG_STRUCT(GPIO_173,	0x44000402,	0x00023100),

	// SDCARD_D1
	_PAD_CFG_STRUCT(GPIO_174,	0x44000402,	0x00023000),

	// SDCARD_D2
	_PAD_CFG_STRUCT(GPIO_175,	0x44000402,	0x00023000),

	// SDCARD_D3
	_PAD_CFG_STRUCT(GPIO_176,	0x44000402,	0x00023000),

	// SDCARD_CD_B
	_PAD_CFG_STRUCT(GPIO_177,	0x44000402,	0x00003000),

	// SDCARD_CMD
	_PAD_CFG_STRUCT(GPIO_178,	0x44000402,	0x00023100),

	// SDCARD_LVL_WP
	_PAD_CFG_STRUCT(GPIO_186,	0x44000402,	0x00003000),

	// *EMMC_RCLK
	_PAD_CFG_STRUCT(GPIO_182,	0x44000400,	0x0001d000),

	// GPIO
	_PAD_CFG_STRUCT(GPIO_183,	0x44000200,	0x00001000),

	// SMB_ALERT_N
	_PAD_CFG_STRUCT(SMB_ALERTB,	0x44000402,	0x0003f000),

	// SMB_CLK
	_PAD_CFG_STRUCT(SMB_CLK,	0x44000402,	0x0003f000),

	// SMB_DATA
	_PAD_CFG_STRUCT(SMB_DATA,	0x44000402,	0x0003f000),

	// LPC_ILB_SERIRQ
	_PAD_CFG_STRUCT(LPC_ILB_SERIRQ,	0x44000402,	0x0003f000),

	// LPC_CLKOUT0
	_PAD_CFG_STRUCT(LPC_CLKOUT0,	0x44000400,	0x00020100),

	// LPC_CLKOUT1
	_PAD_CFG_STRUCT(LPC_CLKOUT1,	0x44000400,	0x00020100),

	// LPC_AD0
	_PAD_CFG_STRUCT(LPC_AD0,	0x44000402,	0x00023100),

	// LPC_AD1
	_PAD_CFG_STRUCT(LPC_AD1,	0x44000402,	0x00023100),

	// LPC_AD2
	_PAD_CFG_STRUCT(LPC_AD2,	0x44000402,	0x00023100),

	// LPC_AD3
	_PAD_CFG_STRUCT(LPC_AD3,	0x44000402,	0x00023100),

	// LPC_CLKRUNB
	_PAD_CFG_STRUCT(LPC_CLKRUNB,	0x44000400,	0x00023100),

	// LPC_FRAMEB
	_PAD_CFG_STRUCT(LPC_FRAMEB,	0x44000400,	0x00023100),
};

#endif